2015年12月31日木曜日

[ARM] Cortex-M低消費電力モード

パイプライン

  • パイプライン数はCortex-M0+は2段、Cortex-M0/M3/M4は3段
  • 段数が多いとジャンプ命令に於ける破棄情報が多い
  • Cortex-M0+の方がパイプライン数が少ない分、分岐処理が高性能
Interface(2016/2)より

フラッシュメモリ

  • フラッシュメモリの消費電力はRAMと比較して4割増しである
  • フラッシュメモリをアクセスするよりもRAMをアクセスしたほうが、消費電力も速度も性能が上がる
Interface(2016/2)より

0 件のコメント:

コメントを投稿